题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
NC82 |
滑动窗口的最大值
|
2025-11-07
|
答案正确
| 4ms | 692K | C++ | |
NC82 |
滑动窗口的最大值
|
2025-11-07
|
答案正确
| 52ms | 5620K | Python 3 | |
287724 |
softmax激活函数实现
|
2025-02-08
|
答案正确
| 235ms | 15972K | Python 3 | |
287726 |
Sigmoid 激活函数实现
|
2025-02-08
|
答案正确
| 42ms | 4600K | Python 3 | |
JAVA1 |
类型转换
|
2024-11-06
|
答案正确
| 49ms | 12276K | Java | |
276880 |
多组_A+B_EOF形式
|
2024-10-13
|
答案正确
| 275ms | 1464K | C++ | |
276878 |
单组_A+B
|
2024-10-13
|
答案正确
| 4ms | 436K | C++ | |
276875 |
只有输出
|
2024-10-13
|
答案正确
| 2ms | 292K | C++ | |
234309 |
优先编码器Ⅰ
|
2024-06-26
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2024-06-26
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2024-06-19
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2024-06-18
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2024-06-18
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2024-06-18
|
答案正确
| < 1ms | 0K | Verilog | |
234349 |
使用函数实现数据大小端转换
|
2024-06-18
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: