题解 | #流水线乘法器#

流水线乘法器

http://www.nowcoder.com/practice/be97f63817c543fe9260d46d971a7283

简析

将乘法分解为若干个加法。

代码

直接引用的参考答案。不过参考答案只适用于size==4的情况,使用generate生成更好一些。

`timescale 1ns/1ns
 
module multi_pipe#(
    parameter size = 4
)(
    input                      clk        ,   
    input                      rst_n       ,
    input   [size-1:0]          mul_a       ,
    input   [size-1:0]          mul_b       ,
  
    output  reg [size*2-1:0]    mul_out    
);
 
/********************************************************************/
    reg [7:0]  addr01;
    reg [7:0]  addr23;

    wire [7:0] temp0 ;
    wire [7:0] temp1 ;
    wire [7:0] temp2 ;
    wire [7:0] temp3 ;

    assign temp0 = mul_b[0]? {4'b0, mul_a} : 'd0;
    assign temp1 = mul_b[1]? {3'b0, mul_a, 1'b0} : 'd0;
    assign temp2 = mul_b[2]? {2'b0, mul_a, 2'b0} : 'd0;
    assign temp3 = mul_b[3]? {1'b0, mul_a, 3'b0} : 'd0;

    always @(posedge clk or negedge rst_n) begin 
        if(~rst_n) begin
            addr01  <= 'd0;
            addr23  <= 'd0;
            mul_out <= 'd0;
        end 
        else begin
            addr01 <= temp0 + temp1;
            addr23 <= temp2 + temp3;

            mul_out <= addr01 + addr23;
        end
    end
endmodule
Verilog篇题解 文章被收录于专栏

本人对牛客网verilog篇题目一些理解

全部评论
甚至不引用也没啥关系吧??? 我也不懂
点赞 回复 分享
发布于 2022-07-04 22:43
流水線代表一個週期處理不完,需要分次處理,因此分成存到兩個寄存器中,最後再寄存到mul_out中,才符合流水線的精神
点赞 回复 分享
发布于 02-12 20:15 台湾
这里为什么要声明2个addr 一个不行吗 有什么区别
点赞 回复 分享
发布于 2022-07-04 22:41

相关推荐

04-15 23:42
中山大学 Java
ResourceUtilization:过几天楼主就会捧着一堆offer来问牛友们该怎么选辣
点赞 评论 收藏
分享
评论
16
3
分享

创作者周榜

更多
牛客网
牛客企业服务