题解 | #时钟分频(偶数)#

时钟分频(偶数)

http://www.nowcoder.com/practice/49a7277c203a4ddd956fa385e687a72e

简析

题目要求使用D触发器对时钟进行二分频、四分频和八分频。

D触发器

真值表

clk D Q Q*
\Rsh 0 0 0
\Rsh 0 1 0
\Rsh 1 0 1
\Rsh 1 1 1

D是触发器输入,Q是输出的上一状态,Q*是输出的下一状态。

D触发器时钟分频

代码

`timescale 1ns/1ns

module even_div
    (
    input     wire rst ,
    input     wire clk_in,
    output    wire clk_out2,
    output    wire clk_out4,
    output    wire clk_out8
    );
//*************code***********//
    reg clk_out2_r, clk_out4_r, clk_out8_r;
    
    always@(posedge clk_in or negedge rst) begin
        if(~rst)
            clk_out2_r <= 0;
        else
            clk_out2_r <= ~clk_out2_r;
    end
    
    always@(posedge clk_out2 or negedge rst) begin
        if(~rst)
            clk_out4_r <= 0;
        else
            clk_out4_r <= ~clk_out4_r;
    end
    
    always@(posedge clk_out4 or negedge rst) begin
        if(~rst)
            clk_out8_r <= 0;
        else
            clk_out8_r <= ~clk_out8_r;
    end
    
    assign clk_out2 = clk_out2_r;
    assign clk_out4 = clk_out4_r;
    assign clk_out8 = clk_out8_r;
//*************code***********//
endmodule
Verilog篇题解 文章被收录于专栏

本人对牛客网verilog篇题目一些理解

全部评论
看看 这个代码风格 多好!!
3 回复 分享
发布于 2022-08-29 15:55 四川
行波计数生成的时钟易时钟歪斜
点赞 回复 分享
发布于 2024-07-07 10:43 江苏
为什么这个代码执行之后,4分频和8分频会在rst之后的第一个clk_in上升沿时一起变成1呢?4不是基于2的上升沿触发吗?不应该比2分频拉高晚一拍吗?8同理。不是很清楚,请指教
点赞 回复 分享
发布于 2022-10-04 21:06 甘肃

相关推荐

自由水:笑死了,敢这么面试不敢让别人说
点赞 评论 收藏
分享
评论
68
1
分享

创作者周榜

更多
牛客网
牛客企业服务