题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
235525 |
同步FIFO
|
2024-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2024-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2024-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2024-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-09-25
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
234314 |
数据选择器实现逻辑电路
|
2024-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
234311 |
实现3-8译码器①
|
2024-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
234348 |
使用子模块实现三输入数的大小比较
|
2024-09-20
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2024-09-20
|
答案正确
| < 1ms | 0K | Verilog | |
234346 |
求两个数的差值
|
2024-09-20
|
答案正确
| < 1ms | 0K | Verilog | |
234345 |
多功能数据处理器
|
2024-09-20
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2024-09-19
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2024-09-19
|
答案正确
| < 1ms | 0K | Verilog | |
234332 |
移位运算与乘法
|
2024-09-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-09-08
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-09-08
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: