牛马1101 level
获赞
0
粉丝
0
关注
0
看过 TA
0
Cornell University
2025
DSP工程师
IP属地:美国
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2025-09-21
答案正确
< 1ms
0K
Verilog
235509
脉冲同步器(快到慢)
2025-09-20
答案正确
< 1ms
0K
Verilog
235509
脉冲同步器(快到慢)
2025-09-20
答案正确
< 1ms
0K
Verilog
235511
并串转换
2025-09-18
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-09-18
答案正确
< 1ms
0K
Verilog
235527
序列检测器(Moore型)
2025-09-18
答案正确
< 1ms
0K
Verilog
235527
序列检测器(Moore型)
2025-09-18
答案正确
< 1ms
0K
Verilog
235515
状态机与时钟分频
2025-08-29
答案正确
< 1ms
0K
Verilog
235515
状态机与时钟分频
2025-08-29
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-08-29
答案正确
< 1ms
0K
Verilog
235503
任意奇数倍时钟分频
2025-08-28
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2025-08-28
答案正确
< 1ms
0K
Verilog
235499
根据RTL图编写Verilog程序
2025-08-28
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务