题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL54 |
RAM的简单实现
|
2025-03-30
|
答案正确
| < 1ms | 0K | Verilog | |
VL49 |
脉冲同步电路
|
2025-03-30
|
答案正确
| < 1ms | 0K | Verilog | |
VL48 |
多bit MUX同步器
|
2025-03-30
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2025-03-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL37 |
时钟分频(偶数)
|
2025-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
VL40 |
占空比50%的奇数分频
|
2025-03-19
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: