努力学习UPUP level
获赞
100
粉丝
5
关注
3
看过 TA
407
门头沟学院
2024
FPGA工程师
IP属地:江苏
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL49
脉冲同步电路
2023-10-12
答案正确
< 1ms
0K
Verilog
235495
编写乘法器求解算法表达式
2023-10-11
答案正确
< 1ms
0K
Verilog
VL46
同步FIFO
2023-10-11
答案正确
< 1ms
0K
Verilog
VL48
多bit MUX同步器
2023-10-11
答案正确
< 1ms
0K
Verilog
VL39
自动贩售机2
2023-10-10
答案正确
< 1ms
0K
Verilog
235499
根据RTL图编写Verilog程序
2023-10-09
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-10-09
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2023-10-09
答案正确
< 1ms
0K
Verilog
VL47
格雷码计数器
2023-10-09
答案正确
< 1ms
0K
Verilog
VL47
格雷码计数器
2023-10-09
答案正确
< 1ms
0K
Verilog
235525
同步FIFO
2023-10-08
答案正确
< 1ms
0K
Verilog
235503
任意奇数倍时钟分频
2023-10-07
答案正确
< 1ms
0K
Verilog
235503
任意奇数倍时钟分频
2023-10-07
答案正确
< 1ms
0K
Verilog
235493
异步复位同步释放
2023-10-07
答案正确
< 1ms
0K
Verilog
VL49
脉冲同步电路
2023-10-07
答案正确
< 1ms
0K
Verilog
VL48
多bit MUX同步器
2023-10-07
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2023-10-07
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2023-10-07
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2023-10-07
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2023-10-07
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客企业服务