题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
VL40 |
占空比50%的奇数分频
|
2026-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2026-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2026-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2026-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2026-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
235505 |
串行进位加法器
|
2026-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2026-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
235493 |
异步复位同步释放
|
2026-03-19
|
答案正确
| < 1ms | 0K | Verilog | |
234312 |
使用3-8译码器①实现逻辑函数
|
2026-03-04
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2026-03-04
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: