题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
HJ29 |
进制转换
|
2025-01-07
|
答案正确
| 4ms | 424K | C++ | |
HJ3 |
字符串分隔
|
2025-01-07
|
答案正确
| 3ms | 528K | C++ | |
HJ111 |
明明的随机数
|
2025-01-07
|
答案正确
| 4ms | 420K | C++ | |
HJ111 |
明明的随机数
|
2025-01-07
|
答案正确
| 4ms | 428K | C++ | |
HJ2 |
计算某字符出现次数
|
2025-01-07
|
答案正确
| 2ms | 512K | C++ | |
HJ1 |
字符串最后一个单词的长度
|
2025-01-07
|
答案正确
| 2ms | 600K | C++ | |
VL31 |
数据累加输出
|
2024-06-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2024-06-07
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2024-06-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2024-06-06
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2024-06-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2024-06-05
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2024-05-31
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: