题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
VL32 |
非整数倍数据位宽转换24to128
|
2022-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2022-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL30 |
数据串转并电路
|
2022-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2022-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2022-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2022-08-04
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2022-08-04
|
答案正确
| < 1ms | 0K | Verilog | |
235517 |
超前进位加法器
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235519 |
乘法与位运算
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235503 |
任意奇数倍时钟分频
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235527 |
序列检测器(Moore型)
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235527 |
序列检测器(Moore型)
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2022-07-27
|
答案正确
| < 1ms | 0K | Verilog | |
235491 |
使用握手信号实现跨时钟域数据传输
|
2022-07-21
|
答案正确
| < 1ms | 0K | Verilog | |
235513 |
时钟切换
|
2022-07-21
|
答案正确
| < 1ms | 0K | Verilog | |
235493 |
异步复位同步释放
|
2022-07-21
|
答案正确
| < 1ms | 0K | Verilog | |
235493 |
异步复位同步释放
|
2022-07-21
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: