会员标识 avatar-decorate
在提需求的大白菜很有趣 level
获赞
0
粉丝
0
关注
0
看过 TA
7
北京航空航天大学
2026
FPGA工程师
IP属地:北京
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
VL49
脉冲同步电路
2025-09-24
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2025-09-24
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-09-24
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2025-09-24
答案正确
< 1ms
0K
Verilog
VL31
数据累加输出
2025-09-24
答案正确
< 1ms
0K
Verilog
VL30
数据串转并电路
2025-09-24
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2025-09-24
答案正确
< 1ms
0K
Verilog
VL27
不重叠序列检测
2025-09-24
答案正确
< 1ms
0K
Verilog
VL26
含有无关项的序列检测
2025-09-24
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2025-09-24
答案正确
< 1ms
0K
Verilog
VL28
输入序列不连续的序列检测
2025-09-18
答案正确
< 1ms
0K
Verilog
VL25
输入序列连续的序列检测
2025-08-15
答案正确
< 1ms
0K
Verilog
VL41
任意小数分频
2025-07-21
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2025-07-21
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2025-07-21
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2025-07-21
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2025-07-21
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-07-18
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2025-07-18
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2025-07-18
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务