题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
NC70 |
单链表的排序
|
2025-01-26
|
答案正确
| 69ms | 9952K | C++ | |
HJ1 |
字符串最后一个单词的长度
|
2023-11-03
|
答案正确
| 4ms | 416K | C++ | |
234333 |
位拆分与运算
|
2023-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234331 |
奇偶校验
|
2023-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
234329 |
四选一多路器
|
2023-10-09
|
答案正确
| < 1ms | 0K | Verilog | |
VL19 |
五到一选择器
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL18 |
多位信号xnor
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL17 |
三元操作符
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL16 |
信号反转输出
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL14 |
对信号按位操作
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL13 |
位运算与逻辑运算
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
信号顺序调整
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL12 |
信号顺序调整
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL10 |
逻辑运算2
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL9 |
模拟逻辑芯片
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL8 |
逻辑运算
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL7 |
XOR 门
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL6 |
NOR 门
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL5 |
与门
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
VL3 |
多wire连接
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: