题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
235511 |
并串转换
|
2024-05-09
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2024-05-09
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL50 |
简易秒表
|
2024-03-24
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2024-01-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2024-01-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2024-01-15
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2024-01-15
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2023-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2023-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2023-10-11
|
答案正确
| < 1ms | 0K | Verilog | |
234349 |
使用函数实现数据大小端转换
|
2023-10-08
|
答案正确
| < 1ms | 0K | Verilog | |
234347 |
使用generate…for语句简化代码
|
2023-10-06
|
答案正确
| < 1ms | 0K | Verilog | |
234346 |
求两个数的差值
|
2023-10-05
|
答案正确
| < 1ms | 0K | Verilog | |
234332 |
移位运算与乘法
|
2023-10-05
|
答案正确
| < 1ms | 0K | Verilog | |
234330 |
异步复位的串联T触发器
|
2023-09-27
|
答案正确
| < 1ms | 0K | Verilog | |
234329 |
四选一多路器
|
2023-09-27
|
答案正确
| < 1ms | 0K | Verilog | |
234329 |
四选一多路器
|
2023-09-24
|
答案正确
| < 1ms | 0K | Verilog | |
VL11 |
多位信号
|
2023-09-24
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: