题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
235519 |
乘法与位运算
|
2025-04-21
|
答案正确
| < 1ms | 0K | Verilog | |
235527 |
序列检测器(Moore型)
|
2025-04-21
|
答案正确
| < 1ms | 0K | Verilog | |
235509 |
脉冲同步器(快到慢)
|
2025-04-21
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2025-04-17
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2025-04-17
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2025-04-17
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2025-04-16
|
答案正确
| < 1ms | 0K | Verilog | |
235491 |
使用握手信号实现跨时钟域数据传输
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
234315 |
根据状态转移表实现时序电路
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
234311 |
实现3-8译码器①
|
2025-04-15
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2025-04-14
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2025-04-14
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2025-04-14
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2025-04-11
|
答案正确
| < 1ms | 0K | Verilog | |
234333 |
位拆分与运算
|
2025-04-11
|
答案正确
| < 1ms | 0K | Verilog | |
234332 |
移位运算与乘法
|
2025-04-11
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2024-09-29
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: