小米 芯片研发-SOC设计校招一面
50min左右,整理下面经攒攒人品
1、实习介绍
2、项目拷打
3、FIFO 的空empty和 full状态是如何定义的?
4、FIFO的深度和宽度是怎么确定的,读写速率不同的场景下,如何根据数据突发长度计算最小深度?
5、异步 FIFO 中,由于读写时钟不同步,如何解决指针跨时钟域传输的亚稳态问题?格雷码在其中起到了什么作用?
6、跨时钟域传输中最核心的问题是什么?跨时钟域处理方法,每种方法有什么优缺点
7、STA中建立时间裕量和保持时间裕量计算公式
8、False Path和Multi-Cycle Path?为什么要设置这些约束?
1、实习介绍
2、项目拷打
3、FIFO 的空empty和 full状态是如何定义的?
4、FIFO的深度和宽度是怎么确定的,读写速率不同的场景下,如何根据数据突发长度计算最小深度?
5、异步 FIFO 中,由于读写时钟不同步,如何解决指针跨时钟域传输的亚稳态问题?格雷码在其中起到了什么作用?
6、跨时钟域传输中最核心的问题是什么?跨时钟域处理方法,每种方法有什么优缺点
7、STA中建立时间裕量和保持时间裕量计算公式
8、False Path和Multi-Cycle Path?为什么要设置这些约束?
全部评论
相关推荐
点赞 评论 收藏
分享
查看16道真题和解析