高拓迅达数字IC设计一面
1. 自我介绍 基本情况 你项目中印象最深刻的点
2.对于一个二倍抽取的FIR低通滤波器 如何设计结构节省资源消耗(对该滤波器PPA优化)
3. fifo的原理(伪双端口RAM) 现在只有单端口RAM(多个) 怎么设计来实现同步fifo
4. 什么是滤波器的线性相位 如何利用来PPA
5. 复数乘法器的结构 现在乘法器有气泡 如何设计结构来PPA 你的结构对该情况还是存在两个气泡 怎么再次进行低功耗设计(门控时钟)
6. 门控时钟你了解吗 画出门控时钟的基本结构 如何设计避免门控时钟出现毛刺(latch)
7. 频偏补偿你了解吗 现在对频偏补偿模块进行设计 频偏的估计值为14bit的20bit小数 如何设计
8. 频偏是一个累加值 如何设计实现PPA
9. 旋转因子的值设计思路如果采用rom查找表的形式 取值的地址是哪个
10. 频偏值的叠加运算 叠加值的位宽怎么设计
11. 浮点数的原理 浮点数的表示范围 两个小数点位置不同的浮点数怎么做加法 怎么统一小数位置
12. 补 滤波器的工作速率 系统的工作速率 #发面经攒人品#
2.对于一个二倍抽取的FIR低通滤波器 如何设计结构节省资源消耗(对该滤波器PPA优化)
3. fifo的原理(伪双端口RAM) 现在只有单端口RAM(多个) 怎么设计来实现同步fifo
4. 什么是滤波器的线性相位 如何利用来PPA
5. 复数乘法器的结构 现在乘法器有气泡 如何设计结构来PPA 你的结构对该情况还是存在两个气泡 怎么再次进行低功耗设计(门控时钟)
6. 门控时钟你了解吗 画出门控时钟的基本结构 如何设计避免门控时钟出现毛刺(latch)
7. 频偏补偿你了解吗 现在对频偏补偿模块进行设计 频偏的估计值为14bit的20bit小数 如何设计
8. 频偏是一个累加值 如何设计实现PPA
9. 旋转因子的值设计思路如果采用rom查找表的形式 取值的地址是哪个
10. 频偏值的叠加运算 叠加值的位宽怎么设计
11. 浮点数的原理 浮点数的表示范围 两个小数点位置不同的浮点数怎么做加法 怎么统一小数位置
12. 补 滤波器的工作速率 系统的工作速率 #发面经攒人品#
全部评论
相关推荐
点赞 评论 收藏
分享
