🙋♂️数字前端设计高频名词 |
📝 持续更新中...... |
📌 缩写 | 🗒 全称 |
DE | Design |
EDA | Electronic Design Automation 电子设计自动化,EDA工具的集合名称 |
VCS | synopsys公司的数字前端仿真工具 |
Verdi | synopsys公司的数字前端debug工具(看波形) |
NCSIM | cadence公司的数字前端仿真工具 |
Vivado | Vivado FPGA厂商赛灵思公司的集成设计环境 |
Modelsim | mentor公司的数字前端仿真工具,也叫QUESTASIM |
ICC | (IC Compiler )synopsys公司用于自动布局布线的一款软件 |
FSDB | 常用的波形文件格式,用Verdi打开 |
VCD | (value change dump) 一个通用的波形文件格式 |
Verilog | 硬件描述语言(RTL代码) |
RTL | (Register Transformation Level)寄存器传输级,使用verilog来描述的层次 |
SV | SystemVerilog硬件设计和验证的语言(验证用SV多) |
Shell | 一种脚本语言 |
Python | 一种脚本语言 |
Perl | 一种脚本语言,非常适合文本处理 |
TCL | (tool command language)工具命令语言,调度各个软件的脚本语言 |
同步FIFO | (first in first out)读写应用同步时钟,一般作为交互数据的缓冲 |
异步FIFO | 读写应用同步时钟,实现数据在不同时钟域进行传递;实现不同数据宽度的数据接口 |
AMBA | (Advanced Microcontroller Bus Architecture)开放性的片上总线标准,独立于处理器和工艺技术 |
APB | (Advanced Peripheral Bus )ARM公司推出的AMBA总线规范之一,主要用于低带宽的外设之间的连接 |
AHB | (Advanced High-Performance Bus ) ARM公司推出的AMBA总线规范之一,主要用于高性能模块之间的连接 |
AXI | (Advanced eXtensible Interface) ARM公司推出的AMBA总线规范之一,一种面向高性能、高带宽、低延迟的片内总线 |
SPI | (Serial Peripheral Interface) 串行外设接口,是一种高速的、全双工、同步的通信总线 |
I2C | (Inter-Integrated Circuit) I2C是一种常用的多向控制总线,只有两根线 |
UART | (Universal Asynchronous Receiver/Transmitter ) 通用异步收发传输器,一种常见的IP模块 |
PCIE | (Peripheral Component Interconnect Express) 外设组件互连标准,一种常见的总线标准 |
USB | (Universal Serial Bus )通用串行总线,一种高速的连接外设的总线协议 |
IC | (Integrated Circuit) 集成电路 |
ASIC | (Application Special Integrated Circuit) 专用集成电路 |
FPGA | (Field Programmable Gate Array) 现场可编程门阵列 |
SOC | (System on Chip)片上系统,一般指规模比较大的芯片 |
MCU | (Micro Controller unit) 微控制器,主控模块 |
ALU | (arithmetic and logic unit)算术逻辑单元 |
DSP | (Digital Signal Processing) 数字信号处理模块 |
CPLD | (Complex Programmable Logic Device) 复杂可编程器件,和FPGA类似 |
IP | Intellectual Property 知识产权 |
FE | Front End 前端,IC设计中的前端设计流程 |
DV | Design Verification 验证,IC设计中的验证流程 |
BE | Back End 后端, IC设计中的后端设计流程 |
FULLCHIPfullchip level | 常用于数字前端设计和验证,指系统级和芯片级 |
GLS | gate-level simulation 指数字验证中的门级仿真 |
LPS | low power simulation 低功耗仿真 |
STA | Static Timing Analysis 静态时序分析,数字IC设计流程中的重要环节 |
Netlist | 门级网表,一般是RTL Code经过综合工具生成的网表文件 |
DFT | Design for Test 为了增强芯片可测性而采用的一种设计方法 |
Layout版图 | 指芯片最终生成的版图 |
Tapout流片 | 将最终的版图文件送到工艺厂去生产 |
CDC | (clock domain crossing) 异步时钟时序检查,是数字设计中的重要步骤 |
DMA | (Direct Memory Access )直接内存存取 |
RAM | (Random Access Memory )随机存储器 |
ROM | (Read Only Memory) 只读存储器,具有非易失性 |
EEPROM | (Electrically Erasable Programmable Read-Only Memory) 电可擦除只读存储器 |
DRAM | (Dynamic Random Access Memory)动态随机存取存储器,最为常见的系统内存 |
SRAM | (Static Random Access Memory )静态随机存取存储器 |
FLASH | (Flash EEPROM Memory)闪存 |
SPEC | (specification )说明书,产品规范,每个岗位工程师都要写相应的spec |
DDR | (Double Data Rate Synchronous Dynamic Random Access Memory) 双数据率同步动态随机存储器 |
第一代SDR SDRAM | 单边沿传输数据 |
第二代DDR SDRAM | 允许在时钟脉冲的上升沿和下降沿传输数据 |
第三代DDR2 SDRAM | 拥有两倍于上一代DDR内存预读取能力(即4bit数据读预取能力) |
第四代DDR3 SDRAM | 具备更低的工作电压(1.5v),240线接口,支持8bit预读 |
第五代DDR4 SDRAM | 16bit预取机制(DDR3为8bit),同样内核频率下理论速度是DDR3的两倍 |