海思·联发科·大疆 大厂数字IC笔试模拟题(十一)【带答案】
内容参考
此系列模拟试卷综合了海思,联发科,紫光等多达十家公司的二十余套历年常见笔试题并附上了答案,是数字IC笔试的精华部分。目的不仅仅是帮助应聘者检验前面知识点的学习成果,加深对笔试题目的理解,还致力于助力应聘者都能顺利通过笔试。欢迎大家查漏补缺。
01:
Systemverilog中soft constraint是在约束时使用soft关键字,表明约束只在如下情况生效:不和其他约束(正常约束或其他优先级高的软约束)冲突时。()
A. 正确
B. 错误
解析
systemverilog语法
答案:A
02:
下列不属于常用状态机编码的是()
A. 格雷码
B. 二进制码
C. One-hot码
D. CRC码
解析
我们描述状态的时候,主要是用格雷码、二进制码、one-hot码进行描述。使用二进制码和格雷码需要解码器,使用独热码就不需要解码器。
答案:D
03:
相同工艺下,不同模块的PR面积和综合面积是等比例的()
A. 错误
B. 正确
解析在综合时我们会得到模块的组合逻辑面积,时序逻辑面积以及RAM面积。这三种面积指的是单纯的逻辑与ram的面积,累加起来不是一个block的真实面积。实际上,逻辑单元之间会有间隔,数据连线排布也会占用面积,特别是大位宽的数据连线做MUX特别占面积。
因此如果需要通过综合面积估算PR后的芯片面积就需要考虑利用率的问题了,不同的芯片类型,组合逻辑,时序逻辑以及RAM面积利用率差异很大,即使在同一个芯片中,三者的利用率也各不相同
答案:A
觉得有收获,希望帮忙点赞,转发~
