题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
234306 |
4bit超前进位加法器电路
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2024-11-21
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2024-11-18
|
答案正确
| < 1ms | 0K | Verilog | |
NC392 |
参加会议的最大数目
|
2024-10-12
|
答案正确
| 226ms | 25748K | Python 3 | |
GP25 |
合并有序数组
|
2024-09-07
|
答案正确
| 3ms | 296K | C | |
VL45 |
异步FIFO
|
2024-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL45 |
异步FIFO
|
2024-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL46 |
同步FIFO
|
2024-08-16
|
答案正确
| < 1ms | 0K | Verilog | |
VL56 |
流水线乘法器
|
2024-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2024-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2024-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2024-08-05
|
答案正确
| < 1ms | 0K | Verilog | |
234316 |
根据状态转移图实现时序电路
|
2024-08-04
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: