题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
|---|
VL28 |
输入序列不连续的序列检测
|
2025-05-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL28 |
输入序列不连续的序列检测
|
2025-05-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL27 |
不重叠序列检测
|
2025-05-29
|
答案正确
| < 1ms | 0K | Verilog | |
VL26 |
含有无关项的序列检测
|
2025-05-28
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-05-28
|
答案正确
| < 1ms | 0K | Verilog | |
VL25 |
输入序列连续的序列检测
|
2025-05-28
|
答案正确
| < 1ms | 0K | Verilog | |
235493 |
异步复位同步释放
|
2025-03-28
|
答案正确
| < 1ms | 0K | Verilog | |
235505 |
串行进位加法器
|
2025-03-28
|
答案正确
| < 1ms | 0K | Verilog | |
235507 |
全加器
|
2025-03-28
|
答案正确
| < 1ms | 0K | Verilog | |
235527 |
序列检测器(Moore型)
|
2025-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2025-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235525 |
同步FIFO
|
2025-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235523 |
十六进制计数器
|
2025-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235515 |
状态机与时钟分频
|
2025-03-20
|
答案正确
| < 1ms | 0K | Verilog | |
235511 |
并串转换
|
2025-03-07
|
答案正确
| < 1ms | 0K | Verilog | |
235497 |
序列发生器
|
2025-03-07
|
答案正确
| < 1ms | 0K | Verilog | |
235499 |
根据RTL图编写Verilog程序
|
2025-03-07
|
答案正确
| < 1ms | 0K | Verilog | |
234313 |
用3-8译码器实现全减器
|
2025-03-03
|
答案正确
| < 1ms | 0K | Verilog | |
234351 |
边沿检测
|
2025-03-03
|
答案正确
| < 1ms | 0K | Verilog | |
234350 |
ROM的简单实现
|
2025-03-03
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: