勤劳的懒羊羊在做毕设 level
获赞
11
粉丝
1
关注
8
看过 TA
51
浙江大学
2025
FPGA工程师
IP属地:浙江
暂未填写个人简介
私信
关注
题号
题目
提交时间
状态
运行时间
占用内存
使用语言
题解
234305
4位数值比较器电路
2024-04-09
答案正确
< 1ms
0K
Verilog
235503
任意奇数倍时钟分频
2024-03-29
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2024-03-27
答案正确
< 1ms
0K
Verilog
235497
序列发生器
2024-03-27
答案正确
< 1ms
0K
Verilog
235491
使用握手信号实现跨时钟域数据传输
2024-03-27
答案正确
< 1ms
0K
Verilog
VL41
任意小数分频
2024-03-24
答案正确
< 1ms
0K
Verilog
VL45
异步FIFO
2024-03-24
答案正确
< 1ms
0K
Verilog
VL42
无占空比要去的奇数分频
2024-03-24
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2024-03-24
答案正确
< 1ms
0K
Verilog
VL40
占空比50%的奇数分频
2024-03-24
答案正确
< 1ms
0K
Verilog
VL43
根据状态转移写状态机-三段式
2024-03-24
答案正确
< 1ms
0K
Verilog
VL44
根据状态转移写状态机-二段式
2024-03-24
答案正确
< 1ms
0K
Verilog
VL44
根据状态转移写状态机-二段式
2024-03-24
答案正确
< 1ms
0K
Verilog
VL46
同步FIFO
2024-03-24
答案正确
< 1ms
0K
Verilog
VL47
格雷码计数器
2024-03-24
答案正确
< 1ms
0K
Verilog
VL48
多bit MUX同步器
2024-03-24
答案正确
< 1ms
0K
Verilog
VL34
整数倍数据位宽转换8to16
2024-03-23
答案正确
< 1ms
0K
Verilog
VL33
非整数倍数据位宽转换8to12
2024-03-23
答案正确
< 1ms
0K
Verilog
VL32
非整数倍数据位宽转换24to128
2024-03-23
答案正确
< 1ms
0K
Verilog
VL37
时钟分频(偶数)
2024-03-23
答案正确
< 1ms
0K
Verilog

创作者周榜

更多
关注他的用户也关注了:
牛客网
牛客网在线编程
牛客网题解
牛客企业服务