题号 | 题目 | 提交时间 | 状态 | 运行时间 | 占用内存 | 使用语言 | 题解 |
---|
234310 |
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234310 |
使用8线-3线优先编码器Ⅰ实现16线-4线优先编码器
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234309 |
优先编码器Ⅰ
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234308 |
用优先编码器①实现键盘编码电路
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234307 |
优先编码器电路①
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234306 |
4bit超前进位加法器电路
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
234305 |
4位数值比较器电路
|
2025-10-04
|
答案正确
| < 1ms | 0K | Verilog | |
VL36 |
状态机-重叠序列检测
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL35 |
状态机-非重叠的序列检测
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL31 |
数据累加输出
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL57 |
交通灯
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL57 |
交通灯
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL57 |
交通灯
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog | |
VL55 |
Johnson Counter
|
2025-09-14
|
答案正确
| < 1ms | 0K | Verilog |
创作者周榜
更多
关注他的用户也关注了: